好久发博客了,一晃一年过去了。
最近打算学习FPGA,手头有几块开发板在用,平时练练代码足够了,但是作为一只硬件狗不亲自设计一块属于自己的开发板实在说不过去。正巧博主这段时间在深入学习Cadence Allegro这款软件,顺便练练手,混个脸儿熟~这不是一举两得么!于是博主打算把设计一块开发板作为博客连载,记录开发板在设计之中的遇到的问题和没有考虑过的细节。
这是博客的第一篇:关于Altera FPGA的下载接口
博主选用的FPGA是Altera公司(现被intel收购)的EP4CE6E22C8N,这是一款144pin的FPGA芯片,具有6K个LE,足够平时练练手了~
通常FPGA开发板会保留2个下载接口:JTAG接口和AS接口,对于这两个接口的区别也是显而易见的:
JTAG接口将综合好的代码直接烧录至FPGA芯片,烧写完毕即可运行,但是掉电代码就消失。
AS接口将代码直接烧录至与FPGA相连的配置芯片中,掉电则从配置芯片中重新读取运行。
当然JTAG也可以生成jic文件通过FPGA下载至配置芯片中。因此在原理图中,AS接口是与配置芯片有电气连接的
声明:本站部分文章及图片源自用户投稿,如本站任何资料有侵权请您尽早请联系jinwei@zod.com.cn进行处理,非常感谢!